@techreport{oai:mie-u.repo.nii.ac.jp:00012446, author = {近藤, 利夫 and KONDO, Toshio and 佐々木, 敬泰 and SASAKI, Takahiro and 深澤, 祐樹 and FUKAZAWA, Yuki and 大野, 和彦 and OHNO, Kazuhiko}, month = {May}, note = {application/pdf, 複雑化する動画像符号化の汎用プロセッサでの高速処理実現に向け、小範囲高効率動き探索に対応するSIMD混載のスーパースカラ型データパス構成と、そのメモリ間のボトルネックを軽減するタイル/ライン両アクセス対応キャッシュメモリ構成と、これらの構成に基づく拡張命令を示した。また、構成検討の過程で、小範囲の高効率探索機能を活かす新規の動き検出処理法に加え、分割候補に対する分散特徴を活用したインター予測コスト評価低減法を提案し符号化時間を半減できることを示した。さらに、タイル/ライン両アクセス対応のキャッシュメモリにより、大規模な行列計算における一次キャッシュのミス率が1桁~2桁低減されることを示した。, We showed a super scalar data path structure containing an SIMD processor corresponding to efficient small area motion estimation, a tile/line accessible cache memory structure reducing memory bottleneck in two dimensional data access and their instruction extensions for high speed processing of motion picture compression increasing computing complexity year by year. In the process of structure investigation based on acceleration of H.265 reference software, we proposed a new motion estimation algorithm utilizing efficient small area search capability and a decision method of inter prediction mode necessity utilizing intensity dispersion of pixels in each candidate prediction unit PU and reducing total coding time by half. In addition, we showed that the tile/line accessible cache for efficient motion estimation could reduce number of access misses by over one order of magnitude in the large scale matrix calculation., 2012年度~2016年度科学研究費補助金(基盤研究(C))研究成果報告書, 24500059}, title = {動き検出用の高並列拡張命令セットの研究}, year = {2017} }